0去购物车结算
购物车中还没有商品,赶紧选购吧!
当前位置: 图书分类 > 信息技术 > 电子科学与技术 > 锁相环[PLL]电路设计与应用

相同语种的商品

浏览历史

锁相环[PLL]电路设计与应用


联系编辑
 
标题:
 
内容:
 
联系方式:
 
  
锁相环[PLL]电路设计与应用
  • 书号:9787030165282
    作者:(日)远坂俊昭著;何希才
  • 外文书名:
  • 装帧:平装
    开本:B5
  • 页数:296
    字数:275
    语种:中文
  • 出版社:科学出版社
    出版时间:2016-01-15
  • 所属分类:
  • 定价: ¥42.00元
    售价: ¥33.18元
  • 图书介质:
    纸质书

  • 购买数量: 件  可供
  • 商品总价:

内容介绍

样章试读

用户评论

全部咨询

  本书是“图解实用电子技术丛书”之一,本书主要介绍锁相环(PLL)电路的设计与应用,内容包括PLL工作原理与电路构成、PLL电路的传输特性、PLL电路中环路滤波器的设计方法、PLL电路的测试与评价方法、PLL特性改善技术、实用的PLL频率合成器的设计与制作、可编程分频器的种类与工作原理以及电压控制振荡器等。
  本书内容丰富、实用性强,便于读者自学与阅读理解,可供电子、通信等领域技术人员以及大学相关专业的本科生、研究生参考,也可供广大的电子爱好者学习参考。
样章试读
  • 暂时还没有任何用户评论
总计 0 个记录,共 1 页。 第一页 上一页 下一页 最末页

全部咨询(共0条问答)

  • 暂时还没有任何用户咨询内容
总计 0 个记录,共 1 页。 第一页 上一页 下一页 最末页
用户名: 匿名用户
E-mail:
咨询内容:

目录

  • 第1章 PLL工作原理与电路构成
    (PLL与频率合成技术简介)
    1.1PLL电路的基本工作原理
    1.1.1PLL电路的三大组成部分
    1.1.2PLL的应用与频率合成器
    1.1.3PLL电路各部分工作波形
    1.2PLL电路以及频率合成器的构成
    1.2.1输出为输入N倍频的方法
    1.2.2输出为输入N/M倍频的方法(输入部分接入分频电路)
    1.2.3输出为输入N/M倍频的方法(输出部分接入分频电路)
    1.2.4输出为输入N×M倍频的方法(增设前置频率倍减器)
    1.2.5PLL电路与外差电路的组合方式(输出为(fin×N)+fL)
    1.2.6PLL电路与DDS的组合方式
    1.3PLL频率合成器的信号纯正度
    1.3.1理想频率合成器的输出频谱(1根谱线)
    1.3.2振幅调制的噪声(AM噪声)
    1.3.3频率调制的噪声(FM噪声)
    1.3.4FM噪声的影响
    1.4PLL的其他应用
    1.4.1数字数据恢复为时钟的情况
    【专栏】dBc
    1.4.2频率电压转换电路(FM解调电路)
    1.4.3电动机的转速控制电路
    【专栏】PLL电路的发明者Bellescize
    附录APLL电路中负反馈的应用
    A.1PLL电路与运算放大器电路的异同
    A.2放大电路中学习的负反馈方式与特性
    第2章PLL电路的传输特性31(PLL电路的特性由环路滤波器决定)
    2.1PLL电路传输特性的理解
    2.1.1PLL电路各部分的传输特性
    2.1.2简单例题(时钟的50倍频电路)
    2.1.3传输特性的求法(除环路滤波器特性以外)
    【专栏】仿真使用SPICE非常方便
    2.1.4使用的环路滤波器的特性与PLL电路的传输特性
    2.1.5PLL电路中施加负反馈的效果
    2.2环路滤波器设计的基础知识
    2.2.1RC低通滤波器的特性
    2.2.2具有阶跃特性的RC低通滤波器
    2.2.3多级RC滤波器中增益与相位之间关系
    2.2.4普通的RC低通滤波器(使用滞后滤波器时环路特性不稳定)
    2.2.5使PLL特性稳定的滞后超前滤波器
    第3章PLL电路中环路滤波器的设计方法
    (无源/有源环路滤波器的设计实例与验证)
    3.1无源环路滤波器的设计
    3.1.1滞后超前滤波器的伯德图
    3.1.2PLL电路与滞后超前滤波器组合的特性
    3.1.3分频系数的改变情况
    3.1.4根据规格化曲线图求出环路滤波器的常数(参照附录B)
    3.210~100kHz PLL频率合成器中环路滤波器的设计
    3.2.1作为实验用频率合成器的概况
    3.2.2频率合成器传输特性的求法
    (除环路滤波器以外)
    3.2.3时间常数小、M=-10dB、相位裕量为60°的设计
    3.2.4时间常数中等、M=-20dB、相位裕量为50°的设计
    3.2.5时间常数大、M=-30dB、相位裕量为50°的设计
    3.2.6试做的频率合成器的输出波形
    3.2.7试做的频率合成器的输出频谱
    3.2.8锁相速度
    3.3有源环路滤波器
    3.3.1有源环路滤波器
    3.3.22次有源环路滤波器的伯德图
    3.3.33次有源环路滤波器
    3.3.4有源环路滤波器的噪声
    3.3.5根据规格化曲线图求出有源环路滤波器常数的方法
    3.425~50MHz PLL频率合成器中环路滤波器的设计
    3.4.1实际电路中设计的有源环路滤波器
    3.4.2使用规格化曲线图求出环路滤波器的常数
    3.4.3时间常数小、M=0dB、相位裕量为50°的设计
    3.4.4时间常数中等、M=-10dB、相位裕量为
    50°的设计
    3.4.5时间常数大、M=-20dB、相位裕量为50°的设计
    3.4.6试做的频率合成器的输出波形
    3.4.7试做的频率合成器的输出频谱
    3.4.8锁相速度
    3.4.9锁相速度的仿真
    【专栏】用于测量频率变化形式的调制磁畴分析仪
    3.5相位裕量不同时PLL电路的特性
    3.5.1用作实验的50倍频电路
    3.5.2环路滤波器的设计
    3.5.3相位裕量为40°的设计
    3.5.4相位裕量为50°的设计
    3.5.5相位裕量为60°的设计
    3.5.6频率特性的仿真
    3.5.7输出波形的频谱
    3.5.8锁相速度
    3.5.9PLL电路最适用的相位裕量(40°~50°)
    第4章4046与各种鉴相器
    (PLL电路中使用的重要器件的基础知识)
    4.1PLL的重要器件4046
    4.1.1PLL的入门器件
    4.1.24046的三种类型
    4.1.374HC4046片内三种鉴相器
    4.1.44046片内VCO的特性
    4.2鉴相器的工作要点
    4.2.1模拟鉴相器
    4.2.2数字鉴相器
    4.2.3相位频率型鉴相器
    4.2.44046中PC2型鉴相器
    4.2.5死区
    4.2.6电流输出型鉴相器
    4.2.7高速鉴相器AD 9901
    第5章电压控制振荡器VCO的电路
    (VCO要求的特性及各种振荡电路方式)
    5.1VCO要求的性能
    5.1.1VCO的概况
    5.1.2频率可变范围
    5.1.3频率控制的线性
    5.1.4输出噪声
    5.1.5输出波形的失真
    5.1.6电源电压变化时的稳定度
    5.1.7环境温度变化时的稳定度
    5.1.8外界磁场与振动的影响
    5.2由弛张振荡器构成的VCO
    5.2.1函数发生器的基本工作原理
    5.2.2由函数发生器构成的VCO
    5.2.3函数发生器IC MAX038的应用
    5.3反馈振荡器
    5.3.1反馈振荡器的基本工作原理
    5.3.2反馈振荡器振荡稳定的方法
    5.3.3由RC构成的反馈振荡器
    5.3.4状态可变VCO
    5.4高频用LC振荡电路及其在VCO中的应用
    5.4.1基本的哈脱莱/科耳皮兹振荡电路
    5.4.2科耳皮兹的改进型克拉普振荡电路
    5.4.3反耦合振荡电路
    5.4.4由LC振荡器构成VCO时采用的变容二极管
    5.4.5市售的LC振荡式VCO电路
    5.5其他的VCO电路
    5.5.1由振子构成的反馈振荡器
    5.5.2延迟振荡器
    第6章可编程分频器的种类与工作原理
    (构成PLL频率合成器的数字电路)
    6.1可编程分频器的基本器件(减计数器)
    6.1.174HC191
    6.1.274HC40102/40103
    6.1.3TC 9198
    6.2前置频率倍减器
    6.2.1前置频率倍减器IC
    6.2.2脉冲吞没(Pulse Swallow)方式
    6.2.3分数(Fractional)-N方式
    6.3PLL用LSI
    6.3.1PLL专用LSI的构成
    6.3.2ADF4110/4111/4112/4113
    第7章PLL电路的测试与评价方法
    (无源/有源环路滤波器的环路增益)
    7.1负反馈电路中环路增益的测试
    7.1.1难以测试的环路增益
    7.1.2施加负反馈时原环路增益的测试
    7.1.3负反馈环路测试的仿真
    7.1.4实际注入的信号
    7.2使用频率响应分析仪的测试方法
    7.2.1负反馈环路特性的测试
    7.2.2FRA与FFT分析仪的不同之处
    7.2.3FRA与网络分析仪的不同之处
    7.3PLL电路中环路增益的测试
    7.3.1使用无源环路滤波器的PL
    7.3.2使用有源环路滤波器的PL
    第8章PLL特性改善技术
    (信号纯正度与锁相速度的提高技术)
    8.1优质的电源
    8.1.1使用CMOS反相器电路进行的实验
    8.1.2使用晶体振荡电路进行的实验
    8.1.3串联稳压器噪声特性的比较
    8.2VCO控制电压特性的改善
    8.2.1CD74HC4046内VCO线性的改善
    8.2.2CD74HC4046片内VCO的频率变化范围的扩大
    8.3VCO与鉴相器之间的干扰
    8.3.174HC4046中VCO与鉴相器同在的情况
    8.3.2用1个74HC4046进行的实验
    8.3.3使用2个74HC4046进行的实验(VCO和鉴相器在不同的封装中
    8.4鉴相器的死区
    8.4.1用74HC4046进行死区影响的实验
    8.4.2PC2与巴厘枚嘎模块VCO的组合使用
    8.4.34046中PC1与巴厘枚嘎模块VCO的组合使用
    8.4.474HCT9046与巴厘枚嘎模块VCO的组合使用
    8.5锁相速度的改善
    8.5.1用二极管切换环路滤波器常数的方法
    8.5.2用模拟开关切换环路滤波器常数的方法
    8.5.3用D.A转换器进行预置电压相加的方法
    第9章实用的PLL频率合成器的设计与制作
    (环路滤波器的详细设计与实测特性)
    9.1使用74HC4046的时钟频率合成器
    9.1.1替代1Hz~10MHz晶体的频率合成器
    9.1.2全部使用CMOS IC构成的频率合成器
    9.1.3环路滤波器的设计
    9.1.4输出波形
    9.1.5频谱
    9.1.6锁相速度
    9.2使用TLC2933构成的脉冲频率合成器
    9.2.1TLC29xx系列的概况
    9.2.2时钟频率合成器电路
    9.2.3环路滤波器的设计
    9.2.4输出波形频谱的测试
    9.3HF频率合成器
    9.3.1HF频率合成器电路
    9.3.2环路滤波器常数的计算
    9.3.3频谱
    9.3.4锁相速度
    9.440MHz频率基准信号用PL
    9.4.140MHz频率基准信号用PLL电路
    9.4.2环路滤波器的设计
    9.4.3输出波形
    9.5低失真的低频PLL电路
    9.5.1低失真的低频PLL电路
    9.5.2环路滤波器的设计
    9.5.3输出波形的合成
    附录B环路滤波器设计用规格化曲线图
    附图:各公司4046的振荡频率控制电压特性
    参考文献
帮助中心
公司简介
联系我们
常见问题
新手上路
发票制度
积分说明
购物指南
配送方式
配送时间及费用
配送查询说明
配送范围
快递查询
售后服务
退换货说明
退换货流程
投诉或建议
版权声明
经营资质
营业执照
出版社经营许可证