目录
- 第1章 逻辑概论
1.1 数字系统
1.2 二进制数的四则运算
1.3 BCD 码
1.4 格雷码(Gray Code)
1.5 基本逻辑组件
1.6 布尔代数
1.7 布尔函数的化简
1.7.1 算法
1.7.2 卡诺图法
1.7.3 列表法
第2章 绘图输入法
2.1 数字电路设计
2.2 安装 MAX+plus II
2.3 绘图输入法
2.4 功能仿真
2.5 产生符号文件
第3章 HDL语法
3.1 AHDL
3.1.1 基本的 AHDL 结构
3.1.2 Title 语句
3.1.3 Parameters 语句
3.1.4 Include 语句
3.1.5 Constant 语句
3.1.6 Define 语句
3.1.7 Function Prototype 语句
3.1.8 Options 语句
3.1.9 Assert 语句
3.1.10 Variable 程序段
3-2 VHDL
3.2.1 基本的 VHDL 结构
3.2.2 同时性语句
3.2.3 顺序性语句
3.2.4 数据类型
3.2.5 状态机设计
第4章 组合逻辑设计(一)——计算电路
4.1 引言
4.2 半加器与全加器
4.2.1 多位加法器
4.2.2 预先进位加法器
4.3 半减器与全减器
4.4 加/减法器
4.5 BCD 加法器
4.6 BCD 减法器
4.7 BCD 加/减法器
第5章 组合逻辑设计(二)——处理电路
5.1 多工器
5.2 解多工器
5.3 译码器
5.3.1 BCD 译码器
5.3.2 BCD 对七段显示的译码器
5.4 编码器
5.4.1 BCD 编码器
5.4.2 优先编码器
5.5 比较器
5.6 同位位检查器与产生器
第6章 触发器
6.1 引言
6.2 门控 RS 触发器
6.2.1 时钟 RS 触发器
6.2.2 边沿触发 RS 触发器
6.3 JK 触发器
6.3.1 追跑情况
6.3.2 主从式 JK 触发器
6.4 D 触发器
6.5 T 触发器
6.6 触发器的绘图描述法
6.7 触发器的 HDL 语言描述语法
第7章 计数器
7.1 异步计数器
7.2 任意模数的异步计数器
7.3 同步计数器
7.4 含同步清除使能的计数器
第8章 寄存器
8.1 移位寄存器
8.1.1 移位寄存器的工作原理
8.2 移位寄存器的种类
8.2.1 串行输入串行输出(SISO)
8.2.2 串行输入并列输出(SIPO)
8.2.3 并列输入串行输出(PISO)
8.2.4 并列输入并列输出(PIPO)
8.3 环形计数器
8.4 詹森计数器
第9章 时序逻辑电路分析与设计
9.1 触发器的特征方程式
9.2 触发器的激发表
9.3 触发器的状态图
9.4 时序逻辑电路分类
9.5 时序逻辑电路分析
9.5.1 莫尔型时序逻辑电路
9.5.2 米里型时序逻辑电路
9.6 时序逻辑电路的设计
9.6.1 状态图的建立
9.6.2 状态化简与编码
9.6.3 状态机的HDL设计
9.6.4 逻辑电路的实现